Kas ir kombinētās loģiskās shēmas?

Kombinētās loģiskās shēmas ir elektroniskas shēmas, kas rada izejas, pamatojoties uz ieeju stāvokļiem. Atšķirībā no secīgām loģiskajām shēmām, iepriekšējās izejas daļēji nenosaka nākamās izejas. Kombinētās loģiskās shēmas tiek izmantotas dažādās elektroniskās iekārtās, lai ieviestu ierobežotu intelektu visu veidu lietojumprogrammās.
Tranzistoru-tranzistoru loģikas (TTL) ķēžu saime īsteno arī kombinētās loģiskās shēmas. Sprieguma līmeņi ir vai nu 0 voltu līdzstrāva (VDC) vai zemsprieguma līmenis, un +5 V līdzstrāva vai augsta sprieguma līmenis. Buferis ir TTL ķēde, kas izvada līmeni, kas ir tāds pats kā tā ieejai, savukārt invertors izvada līmeni, kas ir pretējs tā ievadei. Kombinētās loģiskās shēmas, piemēram, buferis un invertors, ir vienas ieejas shēmas.

Ir arī divu ieeju loģiskās shēmas, kas pazīstamas kā loģiskie vārti. Parastie loģiskie vārti ir VAI vārti, kuriem var būt divas vai vairākas ieejas. Tā kā pirmā ieeja ir 1. ieeja un otrā ieeja ir 2, divu ieeju VAI vārti izvadīs augstu vērtību, ja 1. vai 2. ieeja ir augsta. Divu ieeju UN vārti izvadīs augstu, ja ieeja 1 un ieeja 2 ir augsta. Ievades līmeņu kombinācijas nosaka izvadi.

Kombinētās loģiskās shēmas var izmantot praktiskās shēmās, piemēram, vienkāršā trauksmes signālā. Ja mājā ir divas piekļuves durvis, signāls ar nosaukumu “Door1_Open” un “Door2_Open” var būt augsts, kad konkrētās durvis ir atvērtas. Pēc tam skaņas signālu var vadīt ar VAI vārtu izvadi, kas atskan trauksmes signālu, kad ir atvērtas vienas vai abas durvis.

Secīgās loģiskās shēmas balstās uz ieeju kombināciju, kā arī izeju pašreizējiem stāvokļiem. Durvju trauksmes piemērā trauksmes signāls nodziest, kad visas durvis ir aizvērtas, bet, izmantojot secīgu ķēdi, trauksme var palikt ieslēgta, līdz tiek piemērots atiestatīšanas signāls. Šajā gadījumā tīri kombinētā loģiskā shēma var nebūt ideāla. Cilvēki vēlas, lai trauksmes skaņa paliktu spēkā, līdz pilnvarotais lietotājs nepārprotami apstiprina trauksmi ar signālu, piemēram, komandu “Apstiprināt trauksmi”.

Kombinētās loģikas shēmas sastāv no buferiem, invertoriem, VAI vārtiem, UN vārtiem, NOR vārtiem, NAND vārtiem un XOR vārtiem. VAI vārti ir VAI vārti ar invertoru pie izejas, savukārt XOR vārti ir ekskluzīvi VAI vārti, kas izvada augstu vērtību tikai tad, ja viena ieeja ir augsta. NAND vārti ir UN vārti ar invertoriem pie izejas. Kombinētā loģiskā elektronika var izmantot TTL līmeņus, izmantojot 0 līdz 5 VDC. Citi līmeņi var būt no 0 līdz 3.3 V līdzstrāvas, ja vien divi stāvokļi ir atšķirīgi.